Image
简化精密信号链设计 2019-08-08 10:00:00
  • Q一阶RC低通滤波器如何过滤高频噪声?

    A -3db外,20db衰减斜率

  • Q噪声滤波器怎么接线?

    A ?

  • Q如何优化信号链架构?

    A 根据系统需求,把不需要那么高指标的部分降低,需要提升的地方提高

  • Q闪烁噪声用什么滤波器?

    A这个就要看具体应用了

  • QADC布局是否需要避免某些信号?

    A 大功率,高速数字干扰

  • Q滤波器的RC取值有没有限定?有什么注意事项?

    A 可以参考ADC前端RC设计指南,不过现在的趋势是直接集成到芯片内部

  • Q模拟滤波器是不是比数字滤波器更复杂?

    A 一般是的,取决于阶数,尤其是高阶

  • Q有效噪声带宽ENBW主要取决于哪些因素,或者说如何评估一个系统的ENBW?谢谢

    A 取决于系统需要采集的频率,如果采集频率只有10K,即使是使用一个10M的ADC,一样可以做低一些

  • QADI家研发的ADAQ7980静态功耗是多少?

    A 参考数据手册电源电流指标

  • Q缓冲器的噪声对采样有什么影响?

    A 噪声可以直接当作信号被采样

  • QADI家研发的ADAQ7980工作电压范围是多少?

    A工作电压最大支持5V, VIO电压可以根据数字接口需要配置为1.8 V/2.5 V/3 V/5 V

  • Q新型的SAR有哪些优点?

    A 容易驱动,精度更高,速度更快

  • QSAR的高阻态模式有哪些好处?

    A 需要驱动电流小

  • Q信号的频率越高是不是所需的采样带宽也需要加大呢?

    A 是的,前提是ADC可以cover住

  • Q如何降低对外部电路的敏感度?

    A 输入前端的输入阻抗尽量大

  • Q如何降低缓冲器噪声?

    A 选取低噪声的缓冲器

  • Q会后视频是否可以下载?

    A不能下载,欢迎随时登录我们网站进行观看

  • QADI家设计工具是否有使用权限或是使用时限?

    A没有权限和时限限制

  • QRC滤波器如何选择?怎么匹配?

    A可以参考一下链接设计滤波器https://www.analog.com/cn/analog-dialogue/articles/practical-filter-design-precision-adcs.html

  • QADC布局设计需要注意的关键点?

    A 一个完整的参考地平面,按照手册推荐摆放