Image
实现超宽输入高集成高效能的反激变换器电源设计 2015-12-15 10:00:00
  • QFSL4110开关频率是否可调?

    A NO

  • Q三明治绕法,可以减少漏感,我一般都应用,而且效率也高,不过多了点做变压器的成本

    A 是这样的。您的经验还是蛮丰富的。

  • QFSL4110的价格多少,可以做到2元左右吗?

    A价格请联系我司销售或代理商

  • QFSL4110可以做成BUCK方式吗?有经典电路吗?

    A可以做成BUCK,具体请联系fairchild 代理商

  • Q高压允许1000伏,芯片VCC是多少伏,输出最低可以做到多少伏?

    AVCC最高27V,输出电压主要是由你的系统设计决定,没有定义最低

  • Q4110可以省去变压器辅助绕组的设计,除此之外,在做变压器时还要考虑些什么注意的方面吗

    A 主要要考虑漏感和EMI.

  • Q可靠性有无高保障??

    A与分立式MOSFET和PWM控制器解决方案相比可靠性更高,保护功能也完善  

  • Q工程师你好,如果我们目前做的使用松耦合变压器,变压器本身漏感较大,怎么才能减少电压峰值振铃现象?

    A 把RCD吸收加强一些(加大电容减小电阻)。另外,FSL4110的耐压高,允许的尖峰也高些,这样对你是有好处的。

  • Q你们有超级电容吗

    A不好意思,没有

  • Q变压器可闻噪声的产生原因有哪些?设计时应注意哪些方面?

    A The noise sources can be from the loose construction of the windings and bobbin and/or low frequency operation at light load. Tarnish can be applied to the windings to hold the winding tight and make sure the circuit working frequency is beyond audible range at all conditions.

  • QFSL4110具备那些保护功能?

    AInput OVP, AOCP, OLP, OVP, TSD in Auto-Restart mode Safe Auto-Restart Mode for All Protections 具体参考官网规格书 https://www.fairchildsemi.com/products/power-management/offline-isolated-dc-dc/flyback-and-forward-pwm-controllers-wit/FSL4110LR.html?keyword=FSL4110LRN

  • Q1000V的mos做到450VAC 会不会有点困难?如果再高有无解决方案?

    A 如果控制好反射电压和尖峰就没问题。再高就要用分立方案了,零件数量和占板面积都要大很多。

  • Q输出功率多少

    A最高建议9W

  • Q器件模块是否也有多种不同的封装形式可供用户灵活选用呢?

    A DIP7 adn LSOP7

  • Q最大开关频率是多少

    A NO

  • Q为保障可靠性,能否尽可能地少于甚至不用电解电容器呢?

    A 也可以。不过在波谷时由于母线电压过低,输出电压会降低,导致输出纹波加大。如果你的负载能够承受就行。

  • Q该款芯片公司有没有提供一些设计工具?可以得到一些参考的设计方案。

    A At the end of the presentation, there is an introduction for online design tools to help to complete designs.  Also you can request some reference designs from local supporting engineers. 

  • Q待机功耗达到什么水平?

    A100mW以下,具体看系统设计,如果不需要平衡电阻,50mW以下也有可能

  • Q满负载的效率达到什么水平?

    A •85Vac 满载下为 83.97% •460Vac 满载下为 76.6%

  • Q4010的效率一般能做到多少?相比分立器件设计有哪些优势?

    A •85Vac 满载下为 83.97% •460Vac 满载下为 76.6%   分离器件还是元器件数目多,调试复杂。